Moja lekcja

 0    57 fiszek    brak
ściągnij mp3 drukuj graj sprawdź się
 
Pytanie język polski Odpowiedź język polski
IR rejestr rozkazów -
rozpocznij naukę
komórka pamięci przechowująca aktualnie wykonywaną instrukcję
PC licznik rozkazów -
rozpocznij naukę
przechowuje kolejne adresy pamięci z rozkazami
A Akumulator -
rozpocznij naukę
przechowuje wynik wykonywanej operacji
CPU
rozpocznij naukę
Central Processing Unit
FPU Floating Point Unit -
rozpocznij naukę
liczby binarne
ALU Arithemtic Logic Unit -
rozpocznij naukę
liczby naturalne
SP Wskaźnik stosu -
rozpocznij naukę
służy do adresowania pamięci
F Rejestr flagowy
rozpocznij naukę
przechowuje informacje dotyczące realizacji wykonywanej operacji
PGA
rozpocznij naukę
obudowa procesora z nóżkami
SECC, SEPP
rozpocznij naukę
procesory wpinany jak karty PCI
LGA
rozpocznij naukę
obudowa opracowana przez intel, pozłacane styki
LIF
rozpocznij naukę
Low Insertion Force
ZIF
rozpocznij naukę
Zero Insertion Force
Magistrala
rozpocznij naukę
zestaw ścieżek łączących jednocześnie kilka komponentów i umożliwiająca komunikację miedzy nimi
Magistrala danych
rozpocznij naukę
wymienia dane pomiędzy procesorem a chipsetem
Architektura DIB
rozpocznij naukę
przestarzała, tryb half duplex
Magistrala Hyper Transport AMD i Magistrala QPI Intel
rozpocznij naukę
szeregowe, pełnodupleksowe, punkt-punkt,
Magistrala DMI/FDI
rozpocznij naukę
kontrola nad pci-e, zintegrowany układ graficzny
Magistrala adresowa
rozpocznij naukę
służy do adresowania komórek pamięci op. przed operacjami procesora
Magistrala pamięci
rozpocznij naukę
umożliwia wymianę danych pomiędzy procesorem a ramem
Magistrala sterująca
rozpocznij naukę
odpowiedzialna za przesyłanie sygnałów sterujących miedzy procesorem a pamiecią ram
Procesory CISC
rozpocznij naukę
Complex Instruction Set Computer
Procesory RISC
rozpocznij naukę
Reduced Instruction Set Computer
Architektura x86
rozpocznij naukę
tryb rzeczywisty - DOS, aplikacje 16 bitowe, adresowanie 1MB ramu, w jednym czasie może działać jedna aplikacja
Architektura IA-32
rozpocznij naukę
32 bitowe, tryb chroniący dane w pamieci ram przed nadpisaniem przez inną aplikację
wirtualny tryb rzeczywisty
rozpocznij naukę
uruchamianie aplikacji 16 bitowych na 32 bitowych komputerach
Architektura Intel 64, AMD64, x86-64
rozpocznij naukę
tryb 64-bitowy- uruchamianie aplikacji 64 bitowych, tryb zgodności- uruchamianie aplikacji 32 bitowych na platformach 64 bitowych
MMX
rozpocznij naukę
instrukcje wspomagające rendering grafiki 3d, kompresja jpeg
SSE, 2, 3, 4
rozpocznij naukę
instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
3d Now
rozpocznij naukę
(AMD)instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
Hyper-Threading technology
rozpocznij naukę
technologia hiperwątkowości, technologia umożliwia wykonywanie przez jeden rdzeń procesora dwóch niezależnych strumieni programów (wątków)
Przetwarzanie wielordzeniowe
rozpocznij naukę
równoległe wykonywanie operacji obliczeniowych jednocześnie
Dynamic Execution
rozpocznij naukę
dynamiczne wykonywanie, zapewnia wykonywanie większej liczby instrukcji w jednym cyklu zegara
Intel Turbo Boost
rozpocznij naukę
Core i5, i7,. Automatyczna regulacja czestotliwości procesora w zależności od obciążenia + zwiększanie taktowania procesora ponad fizyczne możliwości procesora.
AMD Power Now
rozpocznij naukę
umożliwia włączanie i wyłączanie elementów mikroprocesora w celu oszczędzania energii
AMD Turbo Core
rozpocznij naukę
Automatyczna regulacja czestotliwości procesora w zależności od obciążenia
Cache
rozpocznij naukę
przechowuje najczęściej wykorzystywane dane z pamięci RAM i gdy jest potrzeba dane są błyskawicznie przesyłane do mikroprocesora
Cache Level 1
rozpocznij naukę
zintegrowana z rdzeniem procesora, przyspiesza dostęp do bloków pamięci wyższego poziom
Cache Level 2
rozpocznij naukę
jest wykorzystywaPełna prędkość przesyłu. jako bufor pomiędzy stosunkowo wolną pamięcią RAM a jądrem procesora i pamięcią cache L1
Cache Level 3
rozpocznij naukę
do zastosowań serwerowych, jest wykorzystywana, kiedy pamięć L2 jest niewystarczająca aby pomieścić potrzebne dane.
RAM- Random Access Memory
rozpocznij naukę
Pamięć o dostępie swobodnym
DRAM
rozpocznij naukę
półprzewodnikowa pamięć ram zbudowana na bazie tranzystorów i kondensatorów
tcl Cas Latency
rozpocznij naukę
liczba cykli zegarowych pomiędzy wysłaniem przez kontroler pamięci zapotrzebowania na dane a ich dostarczeniem
SRAM Static RAM
rozpocznij naukę
pamięć statyczna- zbudowana na zasadzie przerzutników i tranzystorów
FPM DRAM
rozpocznij naukę
Stronicowanie, odczyt w trybie 5-3-3-3
EDO RAM
rozpocznij naukę
odczyt w trybie 5-2-2-2
BEDO RAM
rozpocznij naukę
odczyt w dostępie seryjnym, odczyt w trybie 5-1-1-1
SD RAM
rozpocznij naukę
Synchronous RAM, zsynchronizowane pamięci z magistralą systemową, PC-66 = 66MHz
DDR SDRAM Double Data Rate SDRAM
rozpocznij naukę
2,5 V, przesył danych na zboczu narastającym i opadającym, podwojona szybkość w stosunku do sd ram
PC 2100 DDR-266
rozpocznij naukę
czest. zegara = 266Mhz, przepustowość = 2,1GB/s
DDR2 SDRAM
rozpocznij naukę
1,8V, 4bitowy bufor, podwojony mnożnik zegarowy
DDR3 SDRAM
rozpocznij naukę
1,5V, 8 bitowy bufor, mnożnik x4
praca dwukanałowa
rozpocznij naukę
gdy dwa moduły pamieci 64-bitowe są zamontowane to działają jako jeden 128 bitowy, gdy z jednego moduły są dane odczytywane na drugim mogą być zapisywane
RDRAM
rozpocznij naukę
pamięci 16 bitowe, rosnące i opadające zbocze, XDR, 2 RDRAM -wykorzystywane głównie w konsolach do gier, kartach graficznych
SIMM - single inline memory module
rozpocznij naukę
DRAM, FPM RAM, EDO RAM
DIMM dual inline memory module
rozpocznij naukę
SDRAM
RIMM rambus inline memory module
rozpocznij naukę
RDRAM

Musisz się zalogować, by móc napisać komentarz.