Pytanie |
Odpowiedź |
rozpocznij naukę
|
|
komórka pamięci przechowująca aktualnie wykonywaną instrukcję
|
|
|
rozpocznij naukę
|
|
przechowuje kolejne adresy pamięci z rozkazami
|
|
|
rozpocznij naukę
|
|
przechowuje wynik wykonywanej operacji
|
|
|
rozpocznij naukę
|
|
|
|
|
FPU Floating Point Unit - rozpocznij naukę
|
|
|
|
|
ALU Arithemtic Logic Unit - rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
służy do adresowania pamięci
|
|
|
rozpocznij naukę
|
|
przechowuje informacje dotyczące realizacji wykonywanej operacji
|
|
|
rozpocznij naukę
|
|
obudowa procesora z nóżkami
|
|
|
rozpocznij naukę
|
|
procesory wpinany jak karty PCI
|
|
|
rozpocznij naukę
|
|
obudowa opracowana przez intel, pozłacane styki
|
|
|
rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
zestaw ścieżek łączących jednocześnie kilka komponentów i umożliwiająca komunikację miedzy nimi
|
|
|
rozpocznij naukę
|
|
wymienia dane pomiędzy procesorem a chipsetem
|
|
|
rozpocznij naukę
|
|
przestarzała, tryb half duplex
|
|
|
Magistrala Hyper Transport AMD i Magistrala QPI Intel rozpocznij naukę
|
|
szeregowe, pełnodupleksowe, punkt-punkt,
|
|
|
rozpocznij naukę
|
|
kontrola nad pci-e, zintegrowany układ graficzny
|
|
|
rozpocznij naukę
|
|
służy do adresowania komórek pamięci op. przed operacjami procesora
|
|
|
rozpocznij naukę
|
|
umożliwia wymianę danych pomiędzy procesorem a ramem
|
|
|
rozpocznij naukę
|
|
odpowiedzialna za przesyłanie sygnałów sterujących miedzy procesorem a pamiecią ram
|
|
|
rozpocznij naukę
|
|
Complex Instruction Set Computer
|
|
|
rozpocznij naukę
|
|
Reduced Instruction Set Computer
|
|
|
rozpocznij naukę
|
|
tryb rzeczywisty - DOS, aplikacje 16 bitowe, adresowanie 1MB ramu, w jednym czasie może działać jedna aplikacja
|
|
|
rozpocznij naukę
|
|
32 bitowe, tryb chroniący dane w pamieci ram przed nadpisaniem przez inną aplikację
|
|
|
wirtualny tryb rzeczywisty rozpocznij naukę
|
|
uruchamianie aplikacji 16 bitowych na 32 bitowych komputerach
|
|
|
Architektura Intel 64, AMD64, x86-64 rozpocznij naukę
|
|
tryb 64-bitowy- uruchamianie aplikacji 64 bitowych, tryb zgodności- uruchamianie aplikacji 32 bitowych na platformach 64 bitowych
|
|
|
rozpocznij naukę
|
|
instrukcje wspomagające rendering grafiki 3d, kompresja jpeg
|
|
|
rozpocznij naukę
|
|
instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
|
|
|
rozpocznij naukę
|
|
(AMD)instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
|
|
|
Hyper-Threading technology rozpocznij naukę
|
|
technologia hiperwątkowości, technologia umożliwia wykonywanie przez jeden rdzeń procesora dwóch niezależnych strumieni programów (wątków)
|
|
|
Przetwarzanie wielordzeniowe rozpocznij naukę
|
|
równoległe wykonywanie operacji obliczeniowych jednocześnie
|
|
|
rozpocznij naukę
|
|
dynamiczne wykonywanie, zapewnia wykonywanie większej liczby instrukcji w jednym cyklu zegara
|
|
|
rozpocznij naukę
|
|
Core i5, i7,. Automatyczna regulacja czestotliwości procesora w zależności od obciążenia + zwiększanie taktowania procesora ponad fizyczne możliwości procesora.
|
|
|
rozpocznij naukę
|
|
umożliwia włączanie i wyłączanie elementów mikroprocesora w celu oszczędzania energii
|
|
|
rozpocznij naukę
|
|
Automatyczna regulacja czestotliwości procesora w zależności od obciążenia
|
|
|
rozpocznij naukę
|
|
przechowuje najczęściej wykorzystywane dane z pamięci RAM i gdy jest potrzeba dane są błyskawicznie przesyłane do mikroprocesora
|
|
|
rozpocznij naukę
|
|
zintegrowana z rdzeniem procesora, przyspiesza dostęp do bloków pamięci wyższego poziom
|
|
|
rozpocznij naukę
|
|
jest wykorzystywaPełna prędkość przesyłu. jako bufor pomiędzy stosunkowo wolną pamięcią RAM a jądrem procesora i pamięcią cache L1
|
|
|
rozpocznij naukę
|
|
do zastosowań serwerowych, jest wykorzystywana, kiedy pamięć L2 jest niewystarczająca aby pomieścić potrzebne dane.
|
|
|
RAM- Random Access Memory rozpocznij naukę
|
|
Pamięć o dostępie swobodnym
|
|
|
rozpocznij naukę
|
|
półprzewodnikowa pamięć ram zbudowana na bazie tranzystorów i kondensatorów
|
|
|
rozpocznij naukę
|
|
liczba cykli zegarowych pomiędzy wysłaniem przez kontroler pamięci zapotrzebowania na dane a ich dostarczeniem
|
|
|
rozpocznij naukę
|
|
pamięć statyczna- zbudowana na zasadzie przerzutników i tranzystorów
|
|
|
rozpocznij naukę
|
|
Stronicowanie, odczyt w trybie 5-3-3-3
|
|
|
rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
odczyt w dostępie seryjnym, odczyt w trybie 5-1-1-1
|
|
|
rozpocznij naukę
|
|
Synchronous RAM, zsynchronizowane pamięci z magistralą systemową, PC-66 = 66MHz
|
|
|
DDR SDRAM Double Data Rate SDRAM rozpocznij naukę
|
|
2,5 V, przesył danych na zboczu narastającym i opadającym, podwojona szybkość w stosunku do sd ram
|
|
|
rozpocznij naukę
|
|
czest. zegara = 266Mhz, przepustowość = 2,1GB/s
|
|
|
rozpocznij naukę
|
|
1,8V, 4bitowy bufor, podwojony mnożnik zegarowy
|
|
|
rozpocznij naukę
|
|
1,5V, 8 bitowy bufor, mnożnik x4
|
|
|
rozpocznij naukę
|
|
gdy dwa moduły pamieci 64-bitowe są zamontowane to działają jako jeden 128 bitowy, gdy z jednego moduły są dane odczytywane na drugim mogą być zapisywane
|
|
|
rozpocznij naukę
|
|
pamięci 16 bitowe, rosnące i opadające zbocze, XDR, 2 RDRAM -wykorzystywane głównie w konsolach do gier, kartach graficznych
|
|
|
SIMM - single inline memory module rozpocznij naukę
|
|
|
|
|
DIMM dual inline memory module rozpocznij naukę
|
|
|
|
|
RIMM rambus inline memory module rozpocznij naukę
|
|
|
|
|