Pytanie |
Odpowiedź |
rozpocznij naukę
|
|
występuje przy segmentacji pamięci, Polega na tym że pomiędzy obszarami pamięci zajętymi przez segmenty procesów występują segmenty wolne
|
|
|
odwzorowanie zbiorowo asocjacyjne bloków pamięci operacyjnej w linii pamięci cache rozpocznij naukę
|
|
polega na tym że każdemu blokowi pamięci operacyjnej jest przyporządkowany dokładnie jeden zbiór, z którego wybierana jest dowolna linia pamięci cache
|
|
|
pamięć o dostepie sekwencyjnym to rozpocznij naukę
|
|
taka pamięć, w której aby idczytać konkretną informację należy przeczytać poprzedzające ją informacje
|
|
|
rozpocznij naukę
|
|
to ta część opisu komputerów, która dotyczy projektanta sprzętu komputerowego // opisuje zasadę działania bloków funkcjonalnych komputera
|
|
|
rozpocznij naukę
|
|
system, który zawiera oprogramowanie użytkowe
|
|
|
elementy procedury obsługi przerwania rozpocznij naukę
|
|
zapisanie stanu procesora i licznika rozkazów na stosie, skok do procedury obsługi przerwania// Wykonanie procedury obslugi przerwania, odtworzenie stanu sterowania z przed przerwania na podstawie danych zapisanych na stosie
|
|
|
rozpocznij naukę
|
|
czas pomiędzy dwoma dostępami
|
|
|
rozpocznij naukę
|
|
to ta część opisu komputera, która dotyczy programisty działającego na poziomie asemblera // dotyczy listy rozkazów procesora i trybów adresowania pamięci
|
|
|
metoda zapisu buforowania write through w pamieci cache rozpocznij naukę
|
|
komórka o danym adresie w pamięci głównej jest aktualizowana, jeżeli kopia tej komórki w pamięci cache była zmodyfikowana i jeżeli magistrala systemowa nie jest zajęta
|
|
|
rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
COSH DASH DESH PASH // COME DAME DEME PAME
|
|
|
liczba szesnastkowa 64,2 w kodzie dwójkowym rozpocznij naukę
|
|
|
|
|
w adresowaniu bezpośrednim, w formie rozkazu znajduje się pole które zawiera rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
sprzęt konputerowy i oprogramowanie systemowe
|
|
|
rozpocznij naukę
|
|
rozkazy tej samej dlugosci // potokowanie
|
|
|
rozpocznij naukę
|
|
to szybka pamięć buforowa położona między procesorem a pamięcią główną
|
|
|
rozpocznij naukę
|
|
w procesorze, w jednym potoku, w danej chwili wykonuje się więcej niż jeden rozkaz ale każdy rozkaz wykonywany jest w innej fazie potoku
|
|
|
rozpocznij naukę
|
|
lista rozkazów // przeznaczenie rejestrów // reprezentacja liczb // tryby adresowania
|
|
|
funkcje sterowania centralnego rozpocznij naukę
|
|
generowanie sygnalow sterujących w odpowiedniej kolejności i chwilach // grnerowanie sygnałow sterujących które otwierają/zamykają drogi przesyłania
|
|
|
rozpocznij naukę
|
|
praca sekwencyjna // wspólna pamięć dla danych i rozkazów // brak jawnej specyfikacji typów danych // pamięć jednowymiarowa
|
|
|
rozpocznij naukę
|
|
urządzenie, które komunikuje się z procesorem i pamięcią przez moduł wejścia/wyjścia // podłączone do magistrali systemowej przez moduł wejścia/wyjścia
|
|
|
hazardy strukturalne występują z powodu braku wystarczającej liczby jednostek funkcjonalnych tego samego typu przy braku przy braku pełnego potokowania niektórych jednostek funkcjonalnych procesora rozpocznij naukę
|
|
|
|
|
organizacja pamieci 4x8 oznacza że rozpocznij naukę
|
|
pamiec ma 4 8-bitowe komorki // pamiec ma 4 razy 8 bitow
|
|
|
rozpocznij naukę
|
|
wystepuje przy stronicowaniu // polega na tym że ostatnia strona procesu nie jest (najczesciej) cała wypełniona danymi tego procesu
|
|
|
rozpocznij naukę
|
|
|
|
|
hazardy danych wystepuja z powodu dużej liczby jednostek funkcjonalnych tego samego typu rozpocznij naukę
|
|
|
|
|
liczba dziesiętna 101,375 w kodzie dwujkowym rozpocznij naukę
|
|
|
|
|
rozpocznij naukę
|
|
m. in program lub zbior programow do komunikacji uzytkownika ze sprzętem
|
|
|
rozpocznij naukę
|
|
mają architekture load-store // mają architekture harwadzką
|
|
|
rozpocznij naukę
|
|
wspólna pamięć dla rozkazów i danych // mała liczba rejestrów ogólnego przeznaczenia
|
|
|
pamięć o dostępie skojarzeniowym to rozpocznij naukę
|
|
pamięć, która zwraca informację, czy istnieje w niej komórka o określonej zawartości
|
|
|
zaznacz liste taktow kiedy forwarding jest wyłączony LW R2,0(R1) ADDR3, R4, R2 rozpocznij naukę
|
|
|
|
|
cykl rozkazowy-wskazac fazy rozpocznij naukę
|
|
pobranie rozkazy, dekodowanie rozkazu, obliczenie adresu kolejnego rozkazu, wyznaczenie adresu argumentów // wykonanie rozkazu, zapisanie wyników, obsługa przerwania
|
|
|
transmisja PIO z przerwaniami rozpocznij naukę
|
|
procesor zleca modułowi we/wy zadanie transmisji, a moduł we/wy sygnalizuje gotowość do obsługi transmisji za pomocą przerwania
|
|
|
metoda zapisu write back w pamieci catche rozpocznij naukę
|
|
komorka o danym adresie w pamięci głównej jest aktualizowana jeżeli kopia tej komórki w pamięci cache jest usuwana i była zmodyfikowana
|
|
|
rozpocznij naukę
|
|
są związane z wykonywaniem rozkazów skoków // mogą opóźniać wykonywanie rozkazów w potoku ze względu na konieczność zmiany zawartości PC i opróżnienia potoku
|
|
|
rozpocznij naukę
|
|
realizacja sterowania centralnego za pomocą układów kombinacyjnych // realizacja rozkazów (grup rozkazów) za pomocą specjalizowanych układów kombinacyjnych
|
|
|
wskazać typy zależności danych rozpocznij naukę
|
|
true-dependency // anti-dependency // output-dependency
|
|
|
rozpocznij naukę
|
|
pokega na tym, że w czasie wykonywania się programu odwołania do pamięci dotyczą w krótkim okresie, tylko niewielkiego obszsru pamięci // czasowa polega na tym, że w programie występują wyodrębnienia struktur (pętle, funkcje (podprogramy), podrp podprogramy obslugi przerwan), do których w pewnym okresie odwołuje się procesor
|
|
|
dopasuj ceche do architektury rozpocznij naukę
|
|
VLIW->EPIC // CISC->architektura von Neumanna // RISC->potokowanie
|
|
|
stronicowanie w pamięci wirtualnej rozpocznij naukę
|
|
każdy proces ma przydzielone kolejno ponumerowane strony(adresy wirtualne stron), którym odpowiadają określone (niekoniecznie kolejne) adrrsy fizyczne stron // pamięć operacyjna i obszar wymiany są podzielone na bloki zwane stronami o ustalonej wartości np 4KB
|
|
|