Pytanie | Odpowiedź | |||
---|---|---|---|---|
128 bajtów.
|
||||
P0 i P2
|
||||
13-bitowy licznik lub 16-bitowy licznik lub 8-bitowy licznik.
|
||||
pobranie kolejno ze stosu dwóch bajtów i przesłanie ich odpowiednio do rejestru PC.
|
||||
Rejestr mikrokontrolera, do którego wpisywany jest wynik większości operacji arytmetycznych i logicznych
|
||||
2
|
||||
NIE
|
||||
4 porty.
|
||||
struktura LIFO (ang. Last in First Out), domyślny adres wierzchołka SP = 07h, umieszczony w wewnętrznej pamięci RAM
|
||||
TMOD i TCON.
|
||||
128 bitów począwszy od adresu 20h do adresu 2FH.
|
||||
cztery grupy po osiem rejestrów w wewnętrznej pamięci RAM (adresy 00h – 1Fh)
|
||||
Polecenie RETI kończy obsługę przerwania. RETI pobiera ze stosu dwa bajty, umieszczając je w starszym i młodszym bajcie licznika rozkazów oraz zmniejsza zawartość wskaźnika stosu o dwa
|
||||
4 kilobajty
|
||||
Wewnętrzne sygnały zegarowe.
|
||||
5 rodzajów – 2 rodzaje przerwań generowane przez liczniki (T0, T1 – wskaźniki TF0, TF1), 2 rodzaje przerwań zewnętrznych (INT0, INT1 – wskaźniki IE0, IE1) i 1 rodzaj przerwania z portu szeregowego (ustawienie dowolnego z bitów RI lub TI rejestru SCON).
|
||||
Wtedy, gdy odpowiednie bity w rejestrach są ustawione na 1.
|
||||
T0 – TL0 i TH0, T1 – TL1 i TH1.
|
||||
? 80H, 90H, 0A0H oraz 0B0H (adresy o numerach podzielnych przez 8).
|
||||
Adress Latch Enable” - jest to dodatkowy sygnał sterujący zewnętrznym buforem zatrzaskowym (zatrzaskiwanie LSB adresu podczas dostępu do zewnętrznej pamięci).
|
||||
P0
|
||||
Rejestr ten służy do przechowywania tymczasowych informacji, jest on również wykorzystywany podczas mnożenia i dzielenia
|
||||
Na początku przestrzeni pamięci programu.
|
||||
Każda z 8 linii portu może pracować jako wejściowa lub wyjściowa (wpisanie do odpowiadającego jej przerzutnika odpowiednio 1 lub 0).
|